# EEL7030 - Microprocessadores



Prof. Raimes Moraes

GpqCom – EEL

UFSC

#### **Arquitetura Von Neuman de Computadores**





# **Exemplo de RAM 16x4 74189**

X = irrelevante

Manter

1

X

(c) Tabela-verdade de modos para a RAM de 64 bits

armazenados na memória

Estado lógico 1





## Exemplo de Acesso a RAM 16x4

(Memórias geralmente armazenam palavras de oito bits)

#### Funções Básicas da UCP (Unidade Central de Processamento)



- Busca, decodifica e executa instruções;
- Supre sinais de controle para memória e outros periféricos;
- Transfere dados da e para memória e periféricos;
- Atende demanda dos periféricos (interrupções).

#### Arquitetura simplificada de uma UCP



# Microprocessador de Propósito Geral

#### Sem RAM, ROM ou dispositivos de I/O



Vantagem: flexibilidade, sistema expansível;

Desvantagem: custo, roteamento de placa e dimensões do circuito.



#### Microcontrolador

**■UCP + "Periféricos"** 

| UCP      | RAM    | ROM             |
|----------|--------|-----------------|
| I/O Port | Timers | Porta<br>Serial |

Vantagem: menor custo, menor dimensão, rápido desenvolvimento; Desvantagem: baixa flexibilidade, não expansível;

#### Microcontrolador

#### Módulos:

- Portas de entrada e saída
- Interface Serial (CAN, SPI, USB, RF e etc)
- Memórias (ROM, RAM, Flash, XRAM, etc)
- Conversores Analógico/Digital e Digital/Analógico
- Timers

- •••

■ Família de Microcontrolador: CPU + diferentes módulos

#### Escolhendo um Microcontrolador

- 1. Considerar: consumo, desempenho, capacidade de memória, número de portas de entrada e saída, encapsulamento, tamanho, interfaces de comunicação, faixa de temperatura de operação, e demais módulos necessários ao projeto;
- 2. Custo e disponibilidade no mercado. Facilidade para *upgrade* (grande família)
- 3. Disponibilidade de ferramentas de desenvolvimento:
  - assemblers, debuggers, compiladores, emuladores, simuladores, suporte técnico



# 8051

### Tipo de encapsulamento do 8051



# 8051

Características Básicas:

| ☐ CPU de 8 bits;                     |                      |
|--------------------------------------|----------------------|
| ☐ endereça 64 KiB de memória de      | programa externa;    |
| ☐ endereça 64 KiB de memória de      | dados externa;       |
| ☐ 4 KiB de memória ROM interna       | para programas;      |
| □ 128 bytes de memória RAM inter     | rna para dados;      |
| ☐ 4 portas de entrada e saída (8 pir | nos cada);           |
| □ 5 vetores de interrupção com 2 n   | íveis de prioridade: |

- 2 interrupções externas
- 2 temporizadores / contadores
- 1 interface serial

# Alguns uC da família 8051 da Atmel

| Device       | Flash<br>(KiB) | USB | EEPROM (kiB) | RAM<br>(Bytes) | F.max (MHz) | I/O<br>Pins | UART | Timers | ADC |
|--------------|----------------|-----|--------------|----------------|-------------|-------------|------|--------|-----|
| AT89C5115    | 16             |     | 2            | 512            | 40          | 20          | 1    | 2      | Yes |
| AT89C5130A-M | 16             | Yes | 1            | 1280           | 48          | 18/34       | Yes  | Yes    |     |
| AT89C5131A-L | 32             | Yes | 1            | 1280           | 48          | 18/34       | Yes  | Yes    |     |
| AT89C5131A-M | 32             | Yes | 1            | 1280           | 48          | 18/34       | Yes  | Yes    |     |
| AT89C5132    | 64             | Yes |              | 2304           | 20          | 44          | Yes  | Yes    | Yes |
| AT89C51AC2   | 32             |     | 2            | 1280           | 40          | 34          | 1    | 3      | Yes |
| AT89C51AC3   | 64             |     | 2            | 2304           | 60          | 32          | 1    | 3      | Yes |
| AT89C51CC01  | 32             |     | 2            | 1280           | 40          | 34          | 1    | 2      | Yes |
| AT89C51CC02  | 16             |     | 2            | 512            | 40          | 20          | 1    | 1      | Yes |
| AT89C51CC03  | 64             |     | 2            | 2304           | 40          | 34/37       | 1    | 2      | Yes |
| AT89C51ED2   | 64             |     | 2            | 2048           | 60          | 32          | 1    | 3      |     |
| AT89C51IC2   | 32             |     |              | 1280           | 60          | 34          | 1    | 3      |     |
| AT89C51ID2   | 64             |     | 2            | 2048           | 60          | 32          | 1    | 3      |     |
| AT89C51RB2   | 16             |     |              | 1280           | 60          | 32          | 1    | 3      |     |
| AT89C51RC    | 32             |     |              | 512            | 33          | 32          | 1    | 3      |     |
| AT89C51RC2   | 32             |     |              | 1280           | 60          | 32          | 1    | 3      |     |

# 



#### Arquitetura simplificada da UCP do 8051

#### **INTERNAL BUS**



# Registradores do 8051



PSW - Program Status Word - Bit Addressable

| 7  | 6  | 5  | 4   | 3   | 2         | 1          | 0 | _   |
|----|----|----|-----|-----|-----------|------------|---|-----|
| CY | AC | F0 | RS1 | RS0 | <b>OV</b> | <b>F</b> 1 | P | D0H |

| Nome | Localização | Descrição                         |
|------|-------------|-----------------------------------|
| CY   | PSW.7       | Carry flag                        |
| AC   | PSW.6       | Auxiliary carry flag              |
| F0   | PSW.5       | Definido pelo usuário             |
| RS1  | PSW.4       | Bit 1 do seletor de Register Bank |
| RS0  | PSW.3       | Bit 0 do seletor de Register Bank |
| OV   | PSW.2       | Overflow flag                     |
| F1   | PSW.1       | Definido pelo usuário             |
| Р    | PSW.0       | Flag de paridade. 1 = ímpar.      |

### Conexão do 8051 com Memória de Programa Externa







# Exemplo de Leitura da Memória de Programa Externa



#### Passos para execução de instrução

- No reset, endereço inicial (0000H) contido no registrador PC é colocado no barramento de endereços (AD0-AD7/P0) & (A8\_A15/P2). PC é incrementado.
- 2) Unidade de Controle (UC) coloca ALE (Address Latch Enable) em '1' durante 2 ciclos de clock. Colocado em '0' no restante do ciclo de leitura. Utilizado para salvar endereço em AD0-AD7 no latch.
- 3) Unidade de Controle coloca pino PSEN em '0'.
- 4) Memória coloca dado no barramento de dados (AD0-AD7)
- 5) Valor em (AD0-AD7) é transportado para decodificador de instrução (*Instruction Register*). Controlado por PSEN.
- 6) Após decodificar a instrução, UC emite sinais de controle para executar tarefa demandada.





## MEMÓRIA DE PROGRAMA Contém códigos de operação (Opcodes)

| ENDEREÇOS<br>(HEXADECIMAL) | DADOS<br>(BINÁRIO) |
|----------------------------|--------------------|
| 0000                       | 1110 1010          |
| 0001                       | 0010 0101          |
| 0002                       | 0011 0010          |
| 0003                       | 1000 0101          |
| 0004                       | 1110 0000          |
| 0005                       | 0011 0010          |
| 0006                       | 1000 0000          |
| ••••                       |                    |

| ENDEREÇOS<br>(HEXADECIMAL) | DADOS<br>(HEXADECIMAL) |
|----------------------------|------------------------|
| 0000                       | EA                     |
| 0001                       | 25                     |
| 0002                       | 32                     |
| 0003                       | 85                     |
| 0004                       | <b>E0</b>              |
| 0005                       | 32                     |
| 0006                       | 80                     |
| ••••                       | ••••                   |

| Mnemônicos | Descrição                                                                                      | Operação /<br>Exemplo                                                                                                                     | Flags                  |
|------------|------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------|------------------------|
| MOV A,Rn   | A =Rn                                                                                          | MOV A,R3                                                                                                                                  | Р                      |
| ADD A,Rn   | A=A+Rn                                                                                         | ADD A, R7                                                                                                                                 | C,<br>OV,<br>AC,<br>P. |
| DA A       | O conteúdo de A<br>é convertido para<br>nro decimal de 2<br>dígitos                            | Se [A <sub>3-0</sub> > 9 ou AC = 1]<br>então (A <sub>3-0</sub> +6 )<br>Se [A <sub>7-4</sub> > 9 ou C = 1]<br>então (A <sub>7-4</sub> +6 ) | C,<br>P                |
| RL A       | rotaciona o<br>conteúdo do<br>acumulador para a<br>esquerda. O bit 7 é<br>carregado com bit 0. | (An+1) <= (An)<br>(A0) <= (A7)                                                                                                            |                        |

Rn - registrador de R0 a R7.

## Instrução MOV A,Rn



# Instrução MOV A, direct (endereço)

|   | 8 bits<br>Código Instrução |   |   |   |   |   |   | 8 bits   |
|---|----------------------------|---|---|---|---|---|---|----------|
| 1 | 1                          | 1 | 0 | 0 | 1 | 0 | 1 | endereço |

| REGISTRADOR | RRR |
|-------------|-----|
| R0          | 000 |
| R1          | 001 |
| R2          | 010 |
| R3          | 011 |
| R4          | 100 |
| R5          | 101 |
| R6          | 110 |
| R7          | 111 |

# Instrução ADD A,Rn

| 5 bits<br>Código Instrução |   |   |   |  |   | ( | 3 bits<br>Operan |   |
|----------------------------|---|---|---|--|---|---|------------------|---|
| 0                          | 0 | 1 | 0 |  | 1 | R | R                | R |

# Instrução ADD A, direct

|   | 8 bits<br>Código Instrução |   |   |   |   |   |   | 8 bits   |
|---|----------------------------|---|---|---|---|---|---|----------|
| 0 | 0                          | 1 | 0 | 0 | 1 | 0 | 1 | endereço |

#### Exercício: Obter o código das instruções abaixo

MOV A,R2 ADD A,32H

| Mnemônico  | Código Binário      | Código Hexadecimal |
|------------|---------------------|--------------------|
| MOV A,R2   | 1110 1010           | EA                 |
| ADD A,32H; | 0010 0101 0011 0010 | 25 , 32            |

## Flags alterados pela instrução ADD

 $\mathbf{P}$  (Parity) = 1 => Se o acumulador contém nro impar de 1's.

 $\mathbf{AC}$  (Auxiliary Carry) = 1 => ocorreu vai um do bit 3;

**CY** (Carry) = 1 => ocorreu vai um do bit 7; Indica *overflow* na soma de inteiros sem sinal

**OV** (Overflow) = 1 => ocorreu vai um do bit 6, mas não do bit 7; ou ocorreu vai um do bit 7, mas não do bit 6.

Ao somar inteiros com sinal, OV indica nro negativo resultante da soma de nros positivos ou nro. positivo resultante da soma de nros negativos.

### Auxiliary Flag & BCD (Binary Coded Decimal)



## Overflow Flag

**OV** (Overflow) = 1 => ocorreu vai um do bit 6, mas não do bit 7 ou ocorreu vai um do bit

7, mas não do bit 6.

1) Supondo flags atuais como



[A]=7FH; [B]=01H

[A]=80H; [B]=01H

ADD A,B



2) Supondo flags atuais como



[A]=80H; [B]=80H (-128D) ADD A,B



[A]=00H; [B]=80H

3) Supondo flags atuais como



[A]=C0H; [B]=C0H (-64D) ADD A,B



[A]=80H; [B]=C0H



MOV A, Rn ; via registrador -- ADD A,R7

MOV A, direct ; direto -- ADD A,7FH

; indireto -- ADD A,@R0 Endereçamento

DA A ; registrador específico

MOV A,#data ; imediato -- ADD A,#127

**MOVC A, @A+DPTR** ; indexado

MOV A, @Ri

**Rn** - registrador R0 a R7 do banco selecionado (PSW).

 direct - endereçamento direto. Direct é o endereço de uma posição da memória RAM interna ou SFR.

 - endereçamento indireto a uma posição de memória RAM interna (Ri=R0 ou R1) ou externa (MOVX; P2 deve conter byte mais significativo do endereço da posição de memória; P0=Ri)

#data - data é um valor de 8 bits incluído no corpo da instrução.

#data16 - data16 é um valor de 16 bits incluído no corpo da instrução.

### **Exercício**

1: B = N, soma = 0

2: soma = soma + B, B = B - 1

3: IF B  $\neq$  0 então VÁ\_PARA 2 (?)

4: total = soma

# Mnemônicos para Desvio Incondicional (2 cycles)

**LJMP**: Especifica endereço de 16 bits. A instrução possui 3 bytes (opcode + 16 bits de endereço).

0 0 0 0 0 0 1 a<sub>15</sub> a<sub>0</sub>

**AJMP**: Especifica endereço de 11 bits. A instrução possui 2 bytes (opcode + 11 bits de endereço).

a<sub>10</sub> a<sub>9</sub> a<sub>8</sub> 0 0 0 0 1 a<sub>7</sub> a<sub>0</sub>

**SJMP**: Especifica *offset* (-128 to +127) a ser somado ao PC para acessar a próxima instrução. A instrução possui 2 bytes (opcode + *offset*).

1 0 0 0 0 0 0 offset

### Mnemônicos para Desvio Condicional

| Mnemônico                            | Descrição                  |
|--------------------------------------|----------------------------|
| JZ <rel addr=""></rel>               | Salta se $A = 0$           |
| JNZ <rel addr=""></rel>              | Salta se A != 0            |
| JC <rel addr=""></rel>               | Salta se $C = 1$           |
| JNC <rel addr=""></rel>              | Salta se C!= 1             |
| JB <bit>, <rel addr=""></rel></bit>  | Salta se bit $= 1$         |
| JNB <bit>,<rel addr=""></rel></bit>  | Salta se bit != 1          |
| JBC <bit>, <rel addr=""></rel></bit> | Salta se bit =1, limpa bit |

### Mnemônicos para Desvio Condicional

| Mnemônico                            | Descrição                                   |
|--------------------------------------|---------------------------------------------|
| CJNE A, direct, <rel addr=""></rel>  | Compara A e memória. Salta se<br>não igual  |
| CJNE A, #data, <rel addr=""></rel>   | Compara A e dado. Salta se não igual        |
| CJNE Rn, #data, <rel addr=""></rel>  | Compara Rn e dado. Salta se não igual       |
| CJNE @Ri, #data, <rel addr=""></rel> | Compara Ri e memória. Salta se<br>não igual |
| DJNZ Rn, <rel addr=""></rel>         | Decrementa Rn e salta se não zero           |
| DJNZ direct, <rel addr=""></rel>     | Decrementa memória e salta se<br>não zero   |

#### Exercício

```
Total EQU 20h
            MOV A,#0
            MOV DPTR,#N
            MOVC A, @A+DPTR
                 B, A ; B = N
            MOV
            XRL A,Acc ; soma = A \oplus A = 0
            MOV R0,B
Loop:
            ADD A,R0
                            ; soma = soma + B
            DJNZ B,LOOP
                           ;B=B-1; Se B \neq 0 então VÁ_PARA Loop
            MOV Total,A
                           ;Total = soma
FIM:
            JMP
                  FIM
                           ; Equivalente a jmp $
N:
            DB
                  5
            END
```

### Organização da Memória

#### MEMÓRIA DE DADOS



8000h



ADD REGISTERS just in devices with 256 bytes of RAM

| Bloco superior    | FFH | Regi   | istradores de |      | FFH         |
|-------------------|-----|--------|---------------|------|-------------|
| de 128 bytes      |     |        | funções       |      |             |
|                   |     | '      | especiais     |      |             |
| MOV com           | 80H | N      | IOV com       |      | 80 <b>H</b> |
| endereçamento     |     | end    | ereçamento    |      |             |
| indireto          |     | direto |               |      |             |
|                   |     |        |               |      |             |
| Bloco inferior de | 7FH |        | RAN           | 1 IN | ITERNA      |
| 128 bytes         | 1   |        |               |      |             |
| MOV com           | 00H | FFh:   | 8052          |      |             |
| enderecamento     |     |        | 0032          |      | CED         |

direto ou

indireto

MEMÓRIA

REGISTERS

## Special Function Registers (SFR)

| F8 |      |      |     |     |     |     |      | FF |
|----|------|------|-----|-----|-----|-----|------|----|
|    | D    |      |     |     |     |     |      |    |
| F0 | В    |      |     |     |     |     |      | F7 |
| E8 |      |      |     |     |     |     |      | EF |
| E0 | ACC  |      |     |     |     |     |      | E7 |
| D8 |      |      |     |     |     |     |      | DF |
| D0 | PSW  |      |     |     |     |     |      | D7 |
| C8 |      |      |     |     |     |     |      | CF |
| C0 |      |      |     |     |     |     |      | C7 |
| В8 | IP   |      |     |     |     |     |      | BF |
| B0 | P3   |      |     |     |     |     |      | В7 |
| A8 | IE   |      |     |     |     |     |      | AF |
| A0 | P2   |      |     |     |     |     |      | A7 |
| 98 | SCON | SBUF |     |     |     |     |      | 9F |
| 90 | P1   |      |     |     |     |     |      | 97 |
| 88 | TCON | TMOD | TL0 | TL1 | TH0 | TH1 |      | 8F |
| 80 | P0   | SP   | DPL | DPH |     |     | PCON | 87 |

Bit-addressable Registers

### Organização da RAM Interna



# Organização da RAM Interna

| 75      |    | 75 | 70   | 75           | - · | 70 | 70  | Lamer |
|---------|----|----|------|--------------|-----|----|-----|-------|
| 7F      | 7E | 7D | 7C   | 7B           | 7A  | 79 | 78  | 2FH   |
| 4.4.4   |    |    |      |              |     |    |     |       |
| 0F      | 0E | 0D | 0C   | 0 <b>B</b>   | 0A  | 09 | 08  | 21H   |
| 07      | 06 | 05 | 04   | 03           | 02  | 01 | 00  | 20H   |
|         |    |    | R0 - | - <b>R</b> 7 |     |    |     | 1FH   |
| Banco 3 |    |    |      |              |     |    | 18H |       |
| R0 - R7 |    |    |      |              |     |    | 17H |       |
| Banco 2 |    |    |      |              |     |    | 10H |       |
| R0 - R7 |    |    |      |              |     |    | 0FH |       |
| Banco 1 |    |    |      |              |     |    | 08H |       |
| R0 - R7 |    |    |      |              |     |    | 07H |       |
| Banco 0 |    |    |      |              |     |    |     | 00H   |

Low 128 bytes of Internal RAM



**Acessible by Direct and Indirect Adressing** 

### Instruções para Manipulação de Bits

| Mnemônico  | Descrição                                             |
|------------|-------------------------------------------------------|
| CLR C      | Reseta flag CY                                        |
| CLR bit    | Reseta o bit endereçado                               |
| SETB C     | Seta o flag CY                                        |
| SETB bit   | Seta o bit endereçado                                 |
| CPL C      | Complementa o flag CY                                 |
| CPL bit    | Complementa o bit endereçado                          |
| ANL C,bit  | AND entre o bit endereçado e o flag CY                |
| ANL C,/bit | AND entre o complemento do bit endereçado e o flag CY |
| ORL C,bit  | OR entre o bit endereçado e o flag CY                 |
| ORL C,/bit | OR entre o complemento do bit endereçado e o flag CY  |
| MOV C,bit  | Copia bit endereçado para CY                          |
| MOV bit,C  | Copia CY para bit endereçado                          |

### Instruções que afetam os flags C, OV e AC

|      | C | OV | AC |
|------|---|----|----|
| ADD  | X | X  | X  |
| ADDC | X | X  | X  |
| SUBB | X | X  | X  |
| MUL  | 0 | X  |    |
| DIV  | 0 | X  |    |
| DA   | X |    |    |
| RRC  | X |    |    |
| RLC  | X |    |    |
| CJNE | X |    |    |

OBS: Flag de paridade reflete qualquer alteração de conteúdo do acumulador